

## دانشکده برق و کامپیوتر دانشگاه تهران

## تمرین کامپیوتری دوم

تاريخ تحويل: 1398.08.12

در این تمرین هدف اصلی بررسی تاخیر و توان مصرفی می باشد.

گیت مورد بررسی ، NAND سه ورودی با منطق Static CMOS می باشد و شبیه سازی با تکنولوژی  $45\mathrm{nm}$ 

و VDD = 1v صورت میگیرد.



شكل 1: ساختار يك NAND سه ورودى

الف) سایز ترانزیستورها را به گونه ای انتخاب کنید که مقاومت بخش pull-up و pull-down در بیشترین مقدار خود (worst case delay) معادل مقاومت  $R_p$  و  $R_p$  اینورتر پایه باشد.

ب) مقادیر  $t_{rise}$  و  $t_{rise}$  را به صورت تئوری محاسبه کنید.

ج) با استفاده از افزار تمامی حالات  $t_{rise}$  و  $t_{rise}$  را بررسی کرده و بدترین حالت را پیدا کنید و سعی کنید آن را توضیح دهید.

\* برای دادن ورودی از سه پالس مجزا برای A,B,C استفاده کنید که مشخصه های TR و TR آن ها برابر PER باشد و از مقادیر مناسبی برای PER و PER استفاده کنید که همه ی حالت های مختلف را به شما نشان دهد.

د) حال tpd را بر اساس بدترین حالت به دست آمده به دست آورید.

ه ) ماکزیمم فرکانس کاری مدار چقدر است؟

PowerDelayProduct(PDP) = AvgPower\*tpd: و) یکی از تعاریف انرژی به صورت روبرو است : به کمک این تعریف مقدار انرژی را محاسبه و گزارش کنید.

پی نوشت : برای محاسبه توان متوسط باید ورودی های متعددی به مدار داده شود و با توجه به آن ها توان متوسط منبع محاسبه شود؛ بدین منظور به کمک دستور vec. فایل 'VectorTest.txt' را فراخوانی کنید.

.vec '....\VectorTest.txt'

ساختار این فایل دارای سه بخش است:

- 1) Vector Pattern Definition section
- 2) Waveform Characteristics section
- 3) Tabular Data section

# 1) Vector Patterns

RADIX 1 1 1 1
VNAME a b c out
IO i i i o
TUNIT ps

- -RADIX defines 4 single-bit vectors
- VNAME gives each vector a name.
- IO determines which vectors are inputs, outputs
- TUNIT indicates that the time unit for the tabular data to follow is in units of picoseconds

# 2) Waveform Characteristics

#### \*SLOPE

Specifies the rise/fall time for the input signal

\*VIL

Specifies the logic-low voltage for each input signal to which the mask applies.

\*VIH

Specifies the logic-high voltage for each input signal to which the mask applies.

\*VOH

Specifies the logic-high voltage for each output signal to which the mask applies.

\*VOL

Specifies the logic-low voltage for each output signal to which the mask applies.

### \*TDELAY

Defines the delay time for both input and output signals in the Tabular Data section.

\*PERIOD

Defines the time interval for the Tabular Data section.

## 3) Tabular Data section

## نمونه ای از ساختار این فایل در زیر آورده شده است:

```
RADIX 1 1 1 1
IO i i i o
VNAME A B C out
TDELAY Out_T_DLY 0 0 0 1
TUNIT ns
SLOPE slp
VIH 1
VIL 0
VOH .7
VOL .3
PERIOD PRD
0101
1001
0011
1011
0011
0001
0001
1110
1 1 1 0
1 1 1 0
0001
0101
0101
0101
0011
1 1 1 0
1 1 1 0
1 1 1 0
1 1 1 0
0001
0 1 1 1
1001
1110
1101
1110
1 1 1 0
1 1 1 0
1011
1011
```

.param  $Out_TDLY = 12.95 \text{ ns}$ 

.param slp = 0.1 ns

.param PRD = 13 ns

\*برای محاسبه توان نیز از دستور زیر استفاده کنید:

.meas tran average\_power avg SRC\_power

توضيحات:

1-همانطور که در شکل مشخص است ، بدنه ترانزیستور ها به سورس آنها متصل است.

2- فايل تكنولوژي45 نانومتر به همراه فايل VectorTest همراه صورت تمرين ضميمه شده است.

3- گزارش و عکس های و توضیحات خود را به صورت فایل PDF به همراه فایل کد ها و فایل های شبیه سازی در یک فایل ZIP در سایت آپلود کنید فرمت نامگذاری فایل زیپ به صورت زیر باشد:

StudentNumber\_CA2

در صورت نیاز می توانید سوالات خود را از طریق ایمیل زیر بپرسید. mohammadreza.hajipour98@gmail.com

موفق باشيد.